Команда отдела разработки логических схем Kraftway ищет в свою команду инженера с опытом и интересом к разработке ASIC.
Отдел принимает участие в проектах по разработке SoC высокопроизводительного контроллера твердотельного накопителя информации (SSD) и SoC сетевого контроллера (сетевой карты, NIC).
Чем предстоит заниматься:
- Разработка RTL описания и интеграция блоков и высокоуровневых подсистем (High-Level Block, HLB), входящих в состав SoC.
- Разработка инженерной документации на разрабатываемые вами решения.
- Разработка базовых тестов и моделирование для проверки работоспособности блоков перед их передачей на верификацию.
- Проведение логического синтеза разработанных блоков под ASIC и/или FPGA.
- Сопровождение FPGA-инженеров в процессе прототипирования разработанных вами решений.
- Проведение формальной верификации (Lint, CDC, RDC, LEC).
- Подготовка инженерной документации на разработанные блоки.
- Взаимодействие с командой верификации при разработке функциональных, интеграционных и нагрузочных тестов.
- Анализ результатов синтеза, оптимизация критических путей и устранение найденных ошибок и предупреждений.
- Взаимодействие с командой физического проектирования (топологии кристалла) с целью проведения доработок/оптимизации дизайна по результатам ревью.
- Участие в code-review разрабатываемых блоков.
Мы ожидаем от будущего члена команды:
- Опыт разработки RTL для ASIC или FPGA от 3 лет (Verilog/SystemVerilog).
- Знание языка TCL, достаточное для написания скриптов взаимодействия с современными САПР.
- Знакомство с архитектурами современных процессоров.
- Опыт работы с внутренними системными интерфейсами семейства AMBA/Avalon.
- Опыт работы с различными САПР Enterprise уровня (Xcelium/VCS/Genus/DC/JasperGold/SpyGlass).
- Опыт написания timing constraints (SDC).
- Понимание техник CDC, RDC.
- Навыки проведения/сопровождения функционального и формального тестирования RTL.
- Уверенный пользователь ОС Linux.
- Опыт использования системы контроля версий Git.
- Умение писать понятный код для возможности его дальнейшего наследования.
- Знание английского языка – на уровне чтения технической документации.
Будет плюсом:
- Опыт программирования на C.
- Владение техниками DFT/Low Power.
- Опыт работы с Xilinx (ISE/Vivado) / Altera (Intel) (Quartus).
- Опыт отладки разрабатываемых решений на FPGA прототипах.
- Опыт работы с внешними высокоскоростными физическими интерфейсами PCI-Express, DDR, ONFI/Toggle.
- Понимание внутреннего строения и опыт работы с микросхемами NAND Flash памяти.
- Наличие собственных проектов на GitHub для оценки качества кода, архитектуры.
- Навыки работы с продуктами Atlassian (Jira, Confluence).
- Навыки работы с PCI-Express и сетевыми интерфейсами (xxMII, SFI, SFP).
Мы предоставляем условия:
- График работы 5-2, гибрид;
- Оформление согласно ТК РФ;
- Полный социальный пакет;
- ДМС после испытательного срока;
- ИТ-аккредитация, бронь.